SPLOŠNO
Kdo je profesor?
dr. Matej Možek univ. dipl. inž. el. ()
Kje najdete profesorja?
Soba BN406. V četrtem nadstropju B stavbe Fakultete.
Kdaj ima profesor govorilne ure?
Najraje vidim, da mi pošljete elektronsko pošto in se bomo dogovorili.()
Kdo je asistent?
mag. Damjan Zadnik, univ. dipl. inž. el.
Kje najdete asistenta?
Soba BN401. V četrtem nadstropju B stavbe Fakultete.
Kdaj ima asistent govorilne ure?
Pošljite mu elektronsko pošto
(damjan.zadnik@fe.uni-lj.si).
LABORATORIJSKE VAJE
Kje bodo potekale laboratorijske vaje?
V laboratoriju LEV (Laboratorij za Elektronska Vezja) v drugem nadstropju nove stavbe Fakultete za elektrotehniko. Iz dvigala greste desno po hodniku do konca. Leva vrata.
Kdaj so predvideni termini laboratorijskih vaj?
Oglejte si razpored terminov laboratorijskih vaj.
Kaj bomo pa delali?
V razporedu terminov laboratorijskih vaj se bodo pojavila besedila laboratorijskih vaj. Lab. vaje se izvajajo z računalnikom. Vse vaje se nanašajo na programiranje v jeziku VHDL.
Programirali bomo "Xilinx Basys2 plošče" in periferno ploščico. Uporabljali bomo programsko opremo
Xilinx ISE 14.1.
Kako so organizirane laboratorijske vaje in kakšne so kapacitete laboratorija?
Študenti so na vajah v dveh skupinah. Ker je v laboratoriju samo devet delovnih mest,
se morajo izredni študentje na laboratorijske vaje prijaviti.
Kaj moramo storiti za prijavo na laboratorijske vaje?
Na laboratorijske vaje se prijavijo samo tisti, ki niso redno vpisani v 3. semester VISOKOŠOLSKEGA STROKOVNEGA ŠTUDIJSKEGA PROGRAMA I. STOPNJE
APLIKATIVNA ELEKTROTEHNIKA, kjer se predmet predava. Vsi redno vpisani študentje imajo pravico in dolžnost obiskovati laboratorijske vaje in jih predhodno razporedim v skupine.
Kdaj se lahko najprej prijavimo na laboratorijske vaje?
Najprej se lahko najprej prijavite na laboratorijske vaje po začetku predavanj in najkasneje do popolne zasedenosti skupin.
Kaj pa če je že vse polno?
Če niste redno vpisani v 3. semester VISOKOŠOLSKEGA STROKOVNEGA ŠTUDIJSKEGA PROGRAMA I. STOPNJE APLIKATIVNA ELEKTROTEHNIKA, (pavzerji ipd.)
kjer se predmet predava, morate potek laboratorijskih vaj spremljati in ob morebitni "vrzeli" vskočite na izpraznjeno mesto. Vskočite lahko v katerikoli termin
vaje, vendar lahko opravljate le laboratorijsko vajo, ki se takrat izvaja. Ne pisarite mi e-pošte, ker vas zaradi omejitve kapacitet laboratorija žal ne morem razporediti.
Koliko časa veljajo opravljene laboratorijske vaje?
Opravljene laboratorijske vaje veljajo stalno.
Kako pa vem, katere laboratorijske vaje sem opravil?
Oglejte si stanje opravljenih laboratorijskih vaj.
Ali se priznajo laboratorijske vaje, ki so bile opravljene v prejšnjih letih?
Laboratorijske vaje se priznajo, tudi če ste jih opravili v prejšnjih letih. Podobno velja, če ste v prejšnjih letih opravili samo eno laboratorijsko vajo. Tudi ena opravljena laboratorijska vaja velja stalno.
Kdaj se začenjajo laboratorijske vaje?
Laboratorijske vaje se začenjajo ob 8.30 po razporedu. Se pravi ob 8:30 in ne 45 čez. ;-)
Kakšen bo objavljen časovni potek laboratorijskih vaj?
Predviden časovni potek vaj bo objavljen, ko je znan dokončni urnik laboratorija za tekoče šolsko leto. Ta urnik je znan ponavadi konec oktobra.
Kako se pripravite na laboratorijsko vajo?
- Oglejte si besedila laboratorijskih vaj.
- Vajo, ki jo boste delali, si natisnite in jo preberite. Predlagam vam, da si natisnete predloge vseh laboratorijskih vaj na začetku semestra.
- Na laboratorijskih vajah morate imeti s sabo natisnjeno vajo, ki jo boste delali!
A lahko Xilinx ISE naložimo na svoj računalnik?
Na začetku semestra običajno razdelim nekaj DVD s programsko opremo in navodila za instalacijo. Ko uspešno instalirate, mi DVD vrnite, da ga bom lahko posodil še preostalim kolegom.
A lahko na lab. vaje prinesemo svoj prenosnik?
Prihranili si boste ogromno vprašanj v zvezi z inštalacijo programa in tipičnimi napakami, ki se zgodijo med prevajanjem programa.
Nove Basys2 plošče žal ne morete več kupiti, nadomestila jo je Basys3 plošča.
Cena na Farnellu je 155.71$ (na dan 25.09.2024).
Kaj morate prinesti s seboj na laboratorijske vaje ?
Na laboratorijskih vajah morate imeti s sabo:
- Zapiske predavanj
- Natisnjeno vajo. Vajo natisnite na A4 liste - brez pomanjševanja ipd.
- USB ključek za shranjevanje vaje
(če ga pozabite, nič ne de, saj vaje na koncu vsakih lab. vaj oddate na strežnik)
Ali so laboratorijske vaje obvezne?
Laboratorijske vaje so obvezne: Prisotnost se preverja z vašim podpisom na kontrolni list. Pogoj za pristop k opravljanju pisnega dela izpita so opravljene laboratorijske vaje!
Kontrolni list namreč pregledam, ko pridete na ustni izpit. Brez opravljenih laboratorijskih vaj ne morete iti na izpit.
Potem se ocenjuje samo "fizična prisotnost"?
Dejansko ne, ker kontrolni list ni edina oblika preverjanja laboratorijskih vaj. Po vsaki laboratorijski vaji datoteke VHDL (*.VHD) in
projekt (*.UCF) oddate na strežnik.
Poanta sprotnega oddajanja laboratorijskih vaj je sprotno delo.
Laboratorijske vaje se oddajajo?
Po vsaki laboratorijski vaji datoteke *.VHD in projekt *.UCF oddajte na strežnik.
Laboratorijske vaje lahko samo nalagate in pregledujete na strežniku, ne morete jih pa brisati in popravljati. Velikost datoteke je omejena na 20kB.
Ups, pozabil sem oddat vajo na strežnik ...
Ni nujno, da vaje oddate takoj po terminu lab. vaj. Vajo lahko doma še dodelate in jo naknadno (se pravi do naslednjega termina lab. vaj) oddate na strežnik.
Zakaj se oddanih datotek ne da brisati in popravljati?
Zato, da vam kakšen "kolega", ki pozna vašo vpisno številko ne naredi "usluge", pa povzroči "čudežno" izginotje vsebine vašega prispevka. Poleg tega se iz oddane vsebine vidi, koliko in kdaj ste delali.
Vaje sem oddal, samo žal vse naenkrat na koncu semestra (recimo dan pred izpitom) ...
Bistveno je, da vaje oddajate sproti. Do "nenadnega navdiha za VHDL in interesa za izdelavo vaj" ponavadi pride proti koncu semestra. Tovrstnega "impulznega načina" ne podpiram.
Ah, potem vajo itak samo skopiraš od kolega, pa si "naredil" ...
Ob uporabi Spleta kopiranja praktično ni mogoče preprečiti. Preprečevanje tega niti ni smiselno, saj boste vsaj "začetni navdih" tudi pozneje dobili od "strica Googla".
Vendar se zavedajte - plagiatorstvo (beri CTRL-C => CTRL-V) je dvorezen meč: Če kopirate vaje od kolegov, potem je zelo dobro da veste kaj kopirate, saj boste na ustnem izpitu zagotovo dobili vprašanja iz lab. vaj.
Meni se je pri lab. vaji zataknilo ...
Vprašajte me (
).
Upam, da bom dovolj hitro odgovoril. Večina študentov je vključenih v neko skupino za obveščanje, tako da postavite vprašanje svoji skupini ali pa na forum (recimo elektronik.si).
Se laboratorijske vaje ocenjujejo sproti?
Do neke mere se ocenjujejo sproti, saj jih deloma (ali v celoti) naredite v terminu laboratorijskih vaj. Dokončno oceno dobite na ustnem izpitu, kjer profesor pregleda opravljeno delo in oceni vaje.
Vaša naloga je, da si besedila vaj pred terminom vaj preberete in če vaje na lab. vajah niste naredili do konca, doma tudi dokončate na simulatorju in jo oddate na strežnik.
Kaj če zamudite laboratorijsko vajo?
Za zamudnike je v razporedu predviden rezervni termin (označen z REZ), v katerem lahko nadoknadite zamujeno vajo.
Ni priporočljivo, ker na rezervnem terminu običajno vajo delate res sami - kar je precej težje.
Kaj če želite laboratorijsko vajo opravljati sami izven predvidenega urnika vaj?
Laboratorijskih vaj ne smete opravljati sami brez prisotnosti asistenta/demonstratorja.
Kaj če ob terminu, v katerega ste razporejeni ne morete obiskovati laboratorijskih vaj?
Skupino lahko spremenite le s hkratno zamenjavo še z enim kolegom, tako da ostane število študentov v skupinah nespremenjeno.
AVDITORNE VAJE
Ali se da dobiti vaje, ki bodo potem na izpitu?
Predloge vaj so objavljene v knjigi predmeta.
KOLOKVIJ
Kako izgleda kolokvij?
Štiri naloge, ki vedno zajemajo snov, ki so zajeti v knjigi in zbirki nalog.
Tukaj so objavljeni primeri kolokvijev.
Kaj obsega 1. kolokvij?
Prvi kolokvij obsega snov iz kombinacijskih vezij, ki je kratko povzeta v vsebini predmeta.
Kaj obsega 2. kolokvij?
Preostanek vsebine predmeta.
Kdaj bo 1. kolokvij?
Prvi ali drugi teden decembra
.
Kdaj bo 2. kolokvij?
Konec zimskega semestra.
Komu so namenjeni kolokviji?
Kolokvij je namenjen študentom, ki so redno vpisani v 2. letnik VSŠ - Aplikativna elektronika. Ostali (ponavljalci, pavzerji) pišejo pisni izpit.
Kakšen je kriterij kolokvijev?
Pisni del izpita s kolokviji opravite, če znaša skupna ocena kolokvijev 50% ali več. Skupna ocena kolokvijev je aritmetično povprečje obeh kolokvijev.
Ali moramo pisati vse kolokvije?
Pri rezultatih kolokvija je pomembno, da zadostite kriteriju: Lahko pišete en kolokvij 100% in drugega ne greste pisat. V celoti je to isti rezultat, kot bi šli pisat dva kolokvija in bi oba pisali 50%.
Kaj je dovoljeno imeti na kolokviju?
Na kolokviju oziroma izpitu je dovoljeno imeti en list A4 format, ki je lahko obojestransko popisan s formulami - plonkec. Na listu s formulami ne sme biti potekov rešenih nalog.
Za osnovo pisanja vašega plonkca naj vam služijo predvsem avditorne vaje in predavanja.
"PLONKEC" MORA BITI ROČNO NAPISAN IN PLOD VAŠEGA OBISKOVANJA AVDITORNIH VAJ IN PREDAVANJ!
KOPIJ, SKENIRANIH LISTOV ALI OSTALIH OBLIK AVTOMATSKIH IZPISOV "PLONKCA" NA KOLOKVIJU OZIROMA IZPITU NI DOVOLJENO UPORABLJATI.
Poanta plonkca je, da ga pišete s svojo glavo in predvsem to, da veste kaj napišete nanj in kam ste to napisali. Na listu je dovoljeno imeti spremno sliko, ki razlaga pomen formule.
Koliko časa veljajo opravljeni kolokviji?
Opravljeni kolokviji veljajo tekoče šolsko leto, tako da se lahko s kolokviji prijavite na katerikoli pisni del izpitnega roka do konca tekočega šolskega leta.
Kolokvije sem pisal pozitivno. Kako opravljam izpit?
Prijavite se na pisni izpit s kolokviji preko STUDIS, če imate predhodno opravljene laboratorijske vaje.
Kaj pa če predmeta nismo uspeli opraviti s kolokviji?
Prijavite se na pisni izpit, če imate predhodno opravljene laboratorijske vaje.
PISNI IZPIT
Kako izgleda pisni izpit?
Štiri naloge, ki vedno zajemajo snov, ki jo obdelujemo na predavanjih, v knjigi in na laboratorijskih vajah.
Izpit je sestavljen iz 4 nalog: 2 nalogi iz kombinacijskih vezij in dveh nalog iz sekvenčnih vezij. Za prvi dve nalogi pride v poštev snov 1. kolokvija,
za drugi dve pa 2. kolokvija. Naloge so podobne kot na kolokvijih - primere nalog imate rešene v
osnutku zbirke vaj, na
predavanjih in v knjigi.
Kdaj so pisni izpiti?
Razpored izpitov je objavljen na STUDIS.
Kaj če mi STUDIS ne dovoli prijave na določen pisni izpitni rok, ker še ni vnesene ocene od prejšnjega izpitnega roka?
Prosim, da mi v tem primeru čimprej pošljete elektronsko pošto, tako da bomo stvar rešili in da se boste lahko normalno prijavili na izpit. Brez prijave izpita ne morete opravljati, ker vam ne morem vpisati ocene.
Kaj je dovoljeno imeti na pisnem izpitu?
Na izpitu oziroma izpitu je dovoljeno imeti:
En list A4 format, ki je lahko obojestransko popisan s formulami.
Za osnovo pisanja tega lista naj vam služijo predvsem laboratorijske vaje in predavanja.
"PLONKEC" MORA BITI ROČNO NAPISAN IN PLOD VAŠEGA OBISKOVANJA PREDAVANJ!
KOPIJ, SKENIRANIH LISTOV ALI OSTALIH OBLIK AVTOMATSKIH IZPISOV "PLONKCA" NA KOLOKVIJU OZIROMA IZPITU NI DOVOLJENO UPORABLJATI.
Poantaplonkca je, da ga pišete s svojo glavo in predvsem to, da veste kaj napišete nanj in kam ste to napisali. Na listu je dovoljeno imeti spremno sliko, ki razlaga pomen formule.
Kje bodo objavljeni rezultati pisnega izpita?
Na STUDIS.
Koliko časa pa rabite, da popravite pisni izpit?
Tipično manj kot teden, če ni posebnosti.
USTNI IZPIT
Kako izgleda ustni izpit?
Ustni izpit je sestavljen iz treh vprašanj:
Prvi dve vprašanji sta izbrani iz seznama možnih ustnih vprašanj. Prvo vprašanje je iz kombinacijskega dela,
drugo vprašanje pa iz sekvenčnega dela. Vprašanja so točno taka, kot so objavljena na seznamu.
Tretje vprašanje je programiranje v VHDL.
Vsi ustni izpiti so v Laboratoriju za elektronska vezja (LEV). Dobite list papirja, na katerega si lahko pripravite (narišete sheme, napišete oporne točke ...) vse
kar je povezano z vprašanji.
Pripravljate se 15 minut, nakar me pokličete in postavim podvprašanja (če so kakšna). Šele ko ste uspešno zagovorili ta del, dobite vprašanje na podlagi laboratorijskih vaj (VHDL).
Kakšen je kriterij ocenjevanja?
Izhodiščna ocena je ocena pisnega dela. Na osnovi te ocene dobite tudi vprašanji in nalogo iz VHDL na ustnem izpitu. Potem so pa stvari odvisne od znanja na ustnem ...
Kriterij ocenjevanja je:
- 50-60% → 6
- 60-70% → 7
- 70-80% → 8
- 80-90% → 9
- 90-100% → 10
Enega vprašanja ne znam. Ali ga lahko zamenjam?
Lahko. Vendar je "cena" za to ocena nižje. Če ste pisnega pisali med 50-60%, potem te pravice nimate, saj ocena nižje pomeni padec.
Ali je čas ustnega izpita omejen?
Čas ustnega izpita je omejen po
izpitnem pravilniku FE na največ 45 minut (razdelek IV. 1, člen 14.), zato oporne točke in odgovore na vprašanja pripravljate samo 15 minut, preostanek pa porabite za programiranje v VHDL.
Nihče vam ne bo ugašal računalnika po 45 minutah - če želite nekaj dokončati, boste to v miru lahko tudi storili. Čas za izdelavo VHDL naloge ni striktno omejen, vendar daljši kot uro in pol ustni izpit ne bo.
Kaj obsega reševanje VHDL nalog ustnem izpitu?
Vprašanje iz VHDL je realizacija ene naloge iz zbirke v VHDL po navodilih. Naloge v tem dokumentu so objavljene
vnaprej in jih lahko rešujete tudi doma s pomočjo simulatorja. Ko ste jih rešili, jih lahko naložite na strežnik pod kategorijo IZPIT.
Večina nalog je kratkih in so sestavljene tako, da temeljijo na enostavni predelavi oz. dodelavi ene izmed laboratorijskih vaj, zato je zelo priporočljivo, da
imate laboratorijske vaje pred tem urejene in da je pravilnost njihovega delovanja preverjena. V ta namen imate na voljo rezervni termin laboratorijskih vaj.
Samo VHDL naloge niso enako težke ...
Naloge jasno niso enako težke, ampak so podane glede na oceno, ki jo zagovarjate: Težje naloge predstavljajo samostojen projekt, ki ga rešujete od začetka do konca s pridobljenim znanjem, lažje pa so samo dodelava/predelava ene izmed
laboratorijskih vaj.
Kako rešujemo VHDL naloge na ustnem izpitu?
Ko tretje vprašanje dobite, vedno začnete tako, da s strežnika posnamete vse svoje datoteke VHDL, ki ste jih naložili na laboratorijskih vajah (izbira prenesi vse). Drugih zunanjih pomnilnikov ni dovoljeno uporabljati (ključi,
CD-ROMi...).
Laboratorijsko vajo, na kateri temelji problem, usposobite in preverite pravilnost njenega delovanja. Šele nato se lotite dejanskega besedila naloge. Če vam laboratorijska vaja ne deluje, naloge iz VHDL ne morete
opravljati, ker bi zanjo porabili preveč časa.
Nalogo najprej preberete, ustvarite nov projekt v ISE in potrebno vsebino VHDL in UCF kopirate (CTRL+C, CTRL+V) v nove datoteke po navodilih naloge.
Naloge VHDL mi v predvidenem času ustnega izpita ni uspelo narediti do konca.
V tem primeru boste prišli samo na ustni del naslednjega roka ali se dogovorimo za termin (v kabinetu profesorja), v katerem boste zagovarjali samo VHDL vprašanje.
Ali se da dobiti ploščico Basys2 za domov, da bi vadili.
Ploščic žal domov ne posojamo - da pa se vedno dogovoriti (prof., asistent, laborant) da vam odpre laboratorij LEV in tam vadite pod nadzorstvom.
Meni pa laboratorijska vaja, ki jo rabim zato da naredim nalogo VHDL, ne dela.
V tem primeru si najprej uredite laboratorijske vaje, potem šele pridete na zagovor ustnega izpita.
A mi je tega treba? Pa to je brez veze. Jaz ne bi delal naloge iz VHDL.
Vprašanje iz VHDL sledi vedno, zato se nanj pripravite.
Naloge iz VHDL so dejansko tisto, kar boste v življenju kot inženirji dobivali - vendar ne več od profesorjev, temveč od šefov. Nasvetov vam takrat ne bodo več dajali profesorji,
ampak boste odvisni od milosti uporabnikov na forumih, uporabniške podpore proizvajalcev, "strica Googla" in "tete Wiki". Kriterij ocenjevanja bo postal denar in čas
izdelave projekta bo še kako omejen.
Povedano kratko: Brez VHDL-a ni izpita. Cilj celotnega izpita ni brezciljno teoretiziranje, ampak prvi stik z realnostjo, ki vas bo doletela po končanem šolanju.
Pa saj boste kaj pomagali pri VHDL-u?
Jasno - kolikor se da. VHDL prevajalnik včasih vrne napake, ki niso nujno povezane z izvorom ali tipom napake, zato vam med izpitom pomagam pri sintaktičnih napakah. Pri vsebinskih pa ne, saj to predstavlja dejansko znanje VHDL.
|